Cray MTA-2

Aktuální verze stránky ještě nebyla zkontrolována zkušenými přispěvateli a může se výrazně lišit od verze recenzované 3. září 2019; kontroly vyžadují 3 úpravy .

Cray MTA-2 je multiprocesorový superpočítač se sdílenou pamětí ( SM-MIMD ) vydaný společností Cray v roce 2002. Jeho neobvyklý design je založen na superpočítači Tera od Tera Computer Company . Původní superpočítač Tera (také známý jako MTA [1] ) se ukázal jako obtížně sériově vyrobitelný kvůli jeho agresivnímu logickému balení a zvolené technologii propojení procesorů. Model MTA-2 byl pokusem vyřešit tyto problémy při zachování architektury procesoru. Procesor byl vyroben na jediném křemíkovém čipu CMOS namísto 26 čipů arsenidu galia v původním modelu MTA; také pokročilá 4-torusová topologie byla nahrazena škálovatelnější topologií „ Cayleyova grafu[2] . Jméno Cray bylo přidáno k modelu poté, co Tera Computer Company koupila divizi Cray Research od Silicon Graphics v roce 2000 , sloučila se s touto divizí a změnila svůj název na Cray Inc.

Model MTA-2 nezaznamenal komerční úspěch [3] . Pouze jeden 40procesorový systém (pojmenovaný „Boomer“; 200 MHz, 160 GB RAM) byl prodán americké námořní výzkumné laboratoři ( NRL ) v roce 2002 [4] a další 4procesorový systém navigaci Electronic Research Institute ( Electronic Navigation Research Institute , ENRI ) v Japonsku.

Superpočítače MTA byly první, které používaly následující technologie (a poté i v dalších produktech Cray Inc.):

V roce 2007 nahradil model Cray XMT model Cray MTA-2 .

Poznámky

  1. Cray MTA. The Promise of Parallelism Realized Archivováno 16. září 2016 ve Wayback Machine / Cray Inc., 2000.
  2. Padova, 2012 , str. 2033.
  3. Cray Inc. v letech 2000 a později / Research and Applications in Global Supercomputing, IGI 2015, ISBN 9781466674622 , strana 39: „Systém Tera MTA byl znovu spuštěn jako Cray MTA-2. Nebylo to úspěšné a bylo odesláno pouze dvěma zákazníkům.“
  4. Archivovaná kopie (odkaz není dostupný) . Získáno 6. 9. 2016. Archivováno z originálu 11. 8. 2017. 
  5. Charakterizace aplikací na MTA2 Multithreading Architecture / 48. setkání Cray User Group (CUG 2006): „MTA-2 používá vysoký stupeň souběžnosti na úrovni vláken ke skrytí latence přístupu do paměti. Pokud je pro procesor MTA-2 k dispozici dostatek vláken".

Literatura

Odkazy