SPARC T4 | |
---|---|
procesor | |
Výroba | 2011 |
Výrobce | |
Frekvence CPU | 2,85-3,0 GHz |
Produkční technologie | 40 nm um |
Instrukční sady | SPARC V9 |
Počet jader | osm |
L1 cache | 8× 16+16 kB |
L2 cache | 8×128 kB |
L3 cache | 4 MB |
Konektor | |
Nuclei |
|
SPARC T4 je vícejádrový , vícevláknový mikroprocesor s instrukční sadou SPARC V9 , vydaný společností Oracle v roce 2011. Vyznačuje se vysokou úrovní multithreadingu: v jednom čipu je 8 jader, z nichž každé je schopné provozovat až 8 vláken . Nástupce procesoru SPARC T3 . Stal se prvním procesorem architektury SPARC, který používal provádění celočíselných operací mimo pořadí [1] . Každé jádro má hardwarovou implementaci zpracování s pohyblivou řádovou čárkou a blok kryptografických operací. Frekvence procesoru od 2,85 GHz do 3,0 GHz, vyrobeno technologií 40 nm TSMC [2] , plocha matrice 403 mm². V srpnu 2012 byl představen nástupnický procesor SPARC T5 .
Osmijádrový procesor 40nm, 2,5 GHz se objevil ve veřejných plánech Sunu v roce 2009 s kódovým označením Yosemite Falls s očekávaným datem vydání koncem roku 2011. Podle online portálu The Register se čip mohl jmenovat „T4“ a nahradil tak procesor SPARC T3 . [3] . Bylo plánováno použití nové mikroarchitektury „VT Core“. Plány na vybudování vodopádů Yosemite Falls zůstaly na místě i po převzetí společnosti Sun společností Oracle Corporation na začátku roku 2010. [4] V prosinci 2010 mluvčí společnosti Oracle potvrdil, že vývoj procesoru T4 pokračuje. [5] [6]
V roce 2011 na konferenci Hot Chips -23 byl procesor oficiálně představen [7] .
Jádra procesoru se nazývají „S3“. Každé jádro obsahuje blok celočíselných ALU se schopností současně provádět dvě instrukce ( eng. dual issue ), délka jejich pipeline je 16 stupňů; 11-stupňové potrubí ALU s plovoucí desetinnou čárkou. Oba bloky vykazují vylepšení oproti předchozím jádrům "S2" použitým v procesoru SPARC T3 . Každé jádro má L1 cache (16 KB pro data a 16 KB pro instrukce) a 128 KB L2 cache. Jádra mají také mechanismus upřednostňování vláken (používaný prostřednictvím "kritického vlákna API" ), který umožňuje alokovat všechny prostředky jádra do jediného vlákna. [2] Ve vztahu k T3 se zvýšil počet instrukcí pro práci s kryptografickými funkcemi. [6] L3 cache je sdílena všemi osmi jádry a má velikost 4 MB. Počet tranzistorů v procesoru je přibližně 855 milionů. [2]
První vzorky čipu pracovaly na frekvenci 2,85 GHz; v serverových systémech prvních verzí se již používají verze procesoru s taktovací frekvencí až 3,0 GHz [8] .
Procesor T4 byl veřejnosti představen jako součást serverů řady Oracle SPARC T4 v září 2011. [9]
Mikroprocesory SPARC | |
---|---|
slunce | |
Věštec | |
Fujitsu | |
MCST | |
jiný |