SIMM

SIMM ( anglicky single i n-line m emory m odule - jednostranný paměťový  modul ) je název paměťových  modulů s jednořadým uspořádáním kontaktů, které byly široce používány v počítačových systémech v 90. letech 20. století . Standardy SIMM jsou popsány v JESD-21C společnosti JEDEC . Měli několik úprav.

Historie

Většina časných základních desek počítačů kompatibilních s IBM PC používala čipy DRAM , zabalené v balíčcích DIP a instalované v zásuvkách . Systémy s procesory 80286 však využívaly více paměti a pro úsporu místa na základní desce a zjednodušení procesu upgradu se jednotlivé čipy začaly spojovat do modulů. Některé systémy používaly moduly SIPP , ale ukázalo se, že je příliš snadné rozbít během instalace.

SIMM byly vyvinuty a patentovány v roce 1983 Wang Laboratories . Moduly byly původně keramické a měly kolíky.

Brzy SIMM byly instalovány do slotů , které neměly uzamykací mechanismy, ale rychle se začaly používat sloty ZIF se západkami.

Vzhledem k tomu, že na základní desky pro procesory Pentium s 64bitovou datovou sběrnicí bylo nutné instalovat 72kolíkové moduly v párech, byly moduly postupně fyzicky „kombinovány“ do párů: začaly se umisťovat mikroobvody na obě strany desky plošných spojů . paměťový modul . V důsledku toho se objevily první moduly DIMM [3] .

Existovaly také 64pinové moduly (používané např. v počítačích Macintosh IIfx ) a 68pinové moduly (např. VRAM v Macintosh LC ).

FPM a EDO

Vzhledem k nízké rychlosti dynamické paměti modulů SIMM s rozšířením procesorů Pentium v ​​hromadných počítačích se změnila specifikace modulů. V důsledku toho se objevily moduly nazvané EDO (z anglického  extend data out ). Moduly EDO byly o něco rychlejší [4] než staré moduly nazývané FPM ( režim rychlé stránky ) a byly nekompatibilní se starými moduly . 

Základní desky pro procesory Pentium obvykle podporovaly FPM i EDO. Většina základních desek pro procesor 486 podporovala pouze FPM (starý typ paměťových modulů). Vzhledově bylo téměř nemožné odlišit moduly FPM od modulů EDO (vnější rozdíl byl pouze ve značení mikroobvodů) a v praxi se častěji používala metoda „vědeckého poke“. Instalace „nesprávného“ typu paměťového modulu nevedla k poruchám – systém jednoduše neviděl moduly nepodporovaného typu.

30pinové moduly

Přiřazení pinů modulu
 Ne.  název Popis
jeden Vcc Napájecí napětí +5V
2 CAS# Stroboskop adresy sloupce
3 DQ0 Datová linka 0
čtyři A0 Řádek adresy 0
5 A1 1. řádek adresy
6 DQ1 Datová linka 1
7 A2 2. řádek adresy
osm A3 Řádek adresy 3
9 GND Všeobecné
deset DQ2 Datová linka 2
jedenáct A4 Řádek adresy 4
12 A5 Řádek adresy 5
13 DQ3 Datová linka 3
čtrnáct A6 Řádek adresy 6
patnáct A7 Řádek adresy 7
16 DQ4 Datová linka 4
17 A8 Řádek adresy 8
osmnáct A9 Řádek adresy 9
19 A10 Řádek adresy 10
dvacet DQ5 Datová linka 5
21 MY# Záznam dat
22 GND Všeobecné
23 DQ6 Datová linka 6
24 A11 Řádek adresy 11
25 DQ7 Datová linka 7
26 QP Datový řádek 9 (parita, výstup)
27 RAS# stroboskop adresy řetězce
28 CASP# Stroboskop adresy sloupce parity
29 D.P. Datový řádek 9 (parita, vstup)
třicet Vcc Napájecí napětí +5V

Poznámky:

72pinové moduly

Přiřazení pinů modulu
Ne. ECC bez parity ECC s paritou Účel Žádná parita S paritou Účel
jeden VSS _ VSS _ Všeobecné VSS _ VSS _ Všeobecné
2 DQ0 DQ0 Datová linka 0 DQ0 DQ0 Datová linka 0
3 DQ1 DQ1 Datová linka 1 DQ16 DQ16 Datová linka 16
čtyři DQ2 DQ2 Datová linka 2 DQ1 DQ1 Datová linka 1
5 DQ3 DQ3 Datová linka 3 DQ17 DQ17 Datová linka 17
6 DQ4 DQ4 Datová linka 4 DQ2 DQ2 Datová linka 2
7 DQ5 DQ5 Datová linka 5 DQ18 DQ18 Datová linka 18
osm DQ6 DQ6 Datová linka 6 DQ3 DQ3 Datová linka 3
9 DQ7 DQ7 Datová linka 7 DQ19 DQ19 Datová linka 19
deset VCC _ VCC _ Napájecí napětí +5V VCC _ VCC _ Napájecí napětí +5V
jedenáct PD5 PD5 Konfigurační řádek 5 - - Nepřipojený
12 A0 A0 Řádek adresy 0 A0 A0 Řádek adresy 0
13 A1 A1 1. řádek adresy A1 A1 1. řádek adresy
čtrnáct A2 A2 2. řádek adresy A2 A2 2. řádek adresy
patnáct A3 A3 Řádek adresy 3 A3 A3 Řádek adresy 3
16 A4 A4 Řádek adresy 4 A4 A4 Řádek adresy 4
17 A5 A5 Řádek adresy 5 A5 A5 Řádek adresy 5
osmnáct A6 A6 Řádek adresy 6 A6 A6 Řádek adresy 6
19 - - Nepřipojený A10 A10 Řádek adresy 10
dvacet DQ8 DQ8 Datová linka 8 DQ4 DQ4 Datová linka 4
21 DQ9 DQ9 Datová linka 9 DQ20 DQ20 Datová linka 20
22 DQ10 DQ10 Datová linka 10 DQ5 DQ5 Datová linka 5
23 DQ11 DQ11 Datová linka 11 DQ21 DQ21 Datová linka 21
24 DQ12 DQ12 Datová linka 12 DQ6 DQ6 Datová linka 6
25 DQ13 DQ13 Datová linka 13 DQ22 DQ22 Datová linka 22
26 DQ14 DQ14 Datová linka 14 DQ7 DQ7 Datová linka 7
27 DQ15 DQ15 Datová linka 15 DQ23 DQ23 Datová linka 23
28 A7 A7 Řádek adresy 7 A7 A7 Řádek adresy 7
29 DQ16 DQ16 Datová linka 16 A11 A11 Řádek adresy 11
třicet VCC _ VCC _ Napájecí napětí +5V VCC _ VCC _ Napájecí napětí +5V
31 A8 A8 Řádek adresy 8 A8 A8 Řádek adresy 8
32 A9 A9 Řádek adresy 9 A9 A9 Řádek adresy 9
33 - - Nepřipojený RAS3# RAS3# Linkový stroboskop 3
34 RAS1# RAS1# Stroboskop na řádku 1 RAS2# RAS2# Linkový stroboskop 2
35 DQ17 DQ17 Datová linka 17 - PQ3 Paritní bit 3 (pro řádky 16–23)
36 DQ18 DQ18 Datová linka 18 - PQ1 Paritní bit 1 (pro řádky 0-7)
37 DQ19 DQ19 Datová linka 19 - PQ2 Paritní bit 2 (pro řádky 8–15)
38 DQ20 DQ20 Datová linka 20 - PQ4 Paritní bit 4 (pro řádky 24–31)
39 VSS _ VSS _ Všeobecné VSS _ VSS _ Všeobecné
40 CAS0# CAS0# Stroboskop sloupce 0 CAS0# CAS0# Stroboskop sloupce 0
41 A10 A10 Řádek adresy 10 CAS2# CAS2# Stroboskop ve sloupci 2
42 A11 A11 Řádek adresy 11 CAS3# CAS3# Stroboskop ve sloupci 3
43 CAS1# CAS1# Stroboskop sloupce 1 CAS1# CAS1# Stroboskop sloupce 1
44 RAS0# RAS0# Stroboskop čáry 0 RAS0# RAS0# Stroboskop čáry 0
45 RAS1# RAS1# Stroboskop na řádku 1 RAS1# RAS1# Stroboskop na řádku 1
46 DQ21 DQ21 Datová linka 21 - - Nepřipojený
47 MY# MY# Záznam signálu MY# MY# Záznam signálu
48 ECC# ECC# ECC - - Nepřipojený
49 DQ22 DQ22 Datová linka 22 DQ8 DQ8 Datová linka 8
padesáti DQ23 DQ23 Datová linka 23 DQ24 DQ24 Datová linka 24
51 DQ24 DQ24 Datová linka 24 DQ9 DQ9 Datová linka 9
52 DQ25 DQ25 Datová linka 25 DQ25 DQ25 Datová linka 25
53 DQ26 DQ26 Datová linka 26 DQ10 DQ10 Datová linka 10
54 DQ27 DQ27 Datová linka 27 DQ26 DQ26 Datová linka 26
55 DQ28 DQ28 Datová linka 28 DQ11 DQ11 Datová linka 11
56 DQ29 DQ29 Datová linka 29 DQ27 DQ27 Datová linka 27
57 DQ30 DQ30 Datová linka 30 DQ12 DQ12 Datová linka 12
58 DQ31 DQ31 Datová linka 31 DQ28 DQ28 Datová linka 28
59 VCC _ VCC _ Napájecí napětí +5V VCC _ VCC _ Napájecí napětí +5V
60 DQ32 DQ32 Datová linka 32 DQ29 DQ29 Datová linka 29
61 DQ33 DQ33 Datová linka 33 DQ13 DQ13 Datová linka 13
62 DQ34 DQ34 Datová linka 34 DQ30 DQ30 Datová linka 30
63 DQ35 DQ35 Datová linka 35 DQ14 DQ14 Datová linka 14
64 - DQ36 Datový řádek 36 DQ31 DQ31 Datová linka 31
65 - PQ37 Datová linka 37 DQ15 DQ15 Datová linka 15
66 - PQ38 Datová linka 38 - - Nepřipojený
67 PD1 PD1 Konfigurační řádek 1 PD1 PD1 Konfigurační řádek 1
68 PD2 PD2 Konfigurační řádek 2 PD2 PD2 Konfigurační řádek 2
69 PD3 PD3 Konfigurační řádek 3 PD3 PD3 Konfigurační řádek 3
70 PD4 PD4 Konfigurační řádek 4 PD4 PD4 Konfigurační řádek 4
71 - DQ39 Datová linka 39 - - Nepřipojený
72 VSS _ VSS _ Všeobecné VSS _ VSS _ Všeobecné

Poznámky:

Kapacita paměti modulu je určena propojkami nainstalovanými na konfiguračních linkách PD1 a PD2.

PD2 PD1 Hlasitost
GND GND 4 nebo 64 MB
GND NC 2 nebo 32 MB
NC GND 1 nebo 16 MB
NC NC 8 MB

Doba přístupu k paměťovým buňkám modulu je určena propojkami instalovanými na konfiguračních linkách PD3 a PD4.

PD4 PD3 Doba přístupu
GND GND 50, 100 ns
GND NC 80 ns
NC GND 70 ns
NC NC 60 ns

Vedení GND je připojeno ke společnému vodiči a vedení NC není připojeno.

72pinové FPM moduly se používaly nejen v počítačích, ale také v laserových tiskárnách pro zvýšení jejich paměti. Notebooky s procesory 386sx a 386dx také používaly 72pinové moduly.

Po nástupu 72pinových FPM modulů bylo potřeba používat 30pinové moduly a některé firmy začaly vyrábět 4x 30pin SIMM na 72pin SIMM adaptéry.

Viz také

Poznámky

  1. Modul SIMM 64 KB .
  2. Základní deska 8088 s moduly SIMM Archivováno 8. listopadu 2004.
  3. Jednostranné nebo oboustranné uspořádání čipů na desce paměťového modulu ve skutečnosti nemá nic společného s názvem DIMM. To je poměrně častý omyl, který nemá nic společného s realitou.
  4. B.3.2.2. Důvody pro zvýšení rychlosti EDO RAM. Archivováno 15. dubna 2015 na Wayback Machine / B.3. dynamickou RAM. Řada: "Základy informačních systémů" číslo 2 (VII). Paměť. Jurij A. Děnisov

Odkazy